142427562

Produkter

AM3352BZCZA100

Kort beskrivelse:

– mDDR: 200 MHz klokke (400 MHz datahastighet)
– DDR2: 266 MHz klokke (532 MHz datahastighet)
– DDR3: 400 MHz klokke (800 MHz datahastighet)
– DDR3L: 400 MHz klokke (800 MHz datahastighet)
– 16-biters databuss
– 1 GB total adresserbar plass


Produkt detalj

Produktetiketter

Egenskaper

Opptil 1 GHz Sitara™ ARM® Cortex®
-A8 32-biters RISC-prosessor
– NEON™ SIMD-koprosessor
– 32 KB L1-instruksjon og 32 KB databuffer med enkeltfeil

Gjenkjenning

– 256KB L2-buffer med feilrettingskode (ECC)
– 176KB med On-Chip Boot ROM
– 64KB dedikert RAM
– Emulering og feilsøking – JTAG
– Avbruddskontroller (opptil 128 avbruddsforespørsler)
On-Chip minne (delt L3 RAM)
– 64KB RAM for generell On-Chip Memory Controller (OCMC).
– Tilgjengelig for alle mestere
– Støtter oppbevaring for rask vekking
Eksterne minnegrensesnitt (EMIF)
– mDDR(LPDDR), DDR2, DDR3, DDR3L

Kontroller

– mDDR: 200 MHz klokke (400 MHz datahastighet)
– DDR2: 266 MHz klokke (532 MHz datahastighet)
– DDR3: 400 MHz klokke (800 MHz datahastighet)
– DDR3L: 400 MHz klokke (800 MHz datahastighet)
– 16-biters databuss
– 1 GB total adresserbar plass
– Støtter én x16 eller to x8 minneenhetskonfigurasjoner
– General-Purpose Memory Controller (GPMC)
– Fleksibelt 8-biters og 16-biters asynkront minnegrensesnitt med opptil syv brikkevalg (NAND, NOR, Muxed-NOR, SRAM)
– Bruker BCH-kode for å støtte 4-, 8- eller 16-biters ECC
– Bruker Hamming-kode for å støtte 1-bits ECC
– Feilsøkingsmodul (ELM)
– Brukes i forbindelse med GPMC for å lokalisere adresser til datafeil fra syndrompolynomer generert ved hjelp av en BCH-algoritme
– Støtter 4-, 8- og 16-bit per 512-byte blokkfeilplassering basert på BCH-algoritmer
Programmerbart sanntidsenhetsdelsystem og industrikommunikasjonsundersystem (PRU-ICSS)
– Støtter protokoller som EtherCAT®, PROFIBUS, PROFINET, EtherNet/IP™ og mer
– To programmerbare sanntidsenheter (PRUer)
– 32-biters RISC-prosessor for belastning/lager som kan kjøre på 200 MHz
– 8KB instruksjons-RAM med enkeltfeildeteksjon (paritet)
– 8KB data-RAM med enkeltfeildeteksjon (paritet)
– Enkeltsyklus 32-bits multiplikator med 64-biters akkumulator
– Forbedret GPIO-modul gir ShiftIn/Out-støtte og parallell lås på eksternt signal
– 12 KB delt RAM med enkeltfeildeteksjon (paritet)
– Tre 120-byte registerbanker tilgjengelig for hver PRU
– Interrupt Controller (INTC) for håndtering av systeminndatahendelser
– Lokal sammenkoblingsbuss for tilkobling av interne og eksterne mastere til ressursene inne i PRU-ICSS
– Periferutstyr inne i PRU-ICSS:
– Én UART-port med strømningskontrollpinner,
Støtter opptil 12 Mbps
– Én Enhanced Capture (eCAP)-modul
– To MII Ethernet-porter som støtter industrielle
Ethernet, for eksempel EtherCAT
– Én MDIO-port
Strøm-, tilbakestillings- og klokkestyringsmodul (PRCM).
– Kontrollerer inn- og utgang av stand-by og dyp dvalemodus
– Ansvarlig for søvnsekvensering, sekvensering av avslåing av strømdomene, sekvensering av oppvåkning og sekvensering av slå av strømdomene
– Klokker
– Integrert 15- til 35-MHz høyfrekvens
Oscillator brukes til å generere en referanseklokke for forskjellige system- og perifere klokker
– Støtter individuell klokkeaktivering og deaktivering
Kontroll for delsystemer og periferiutstyr til
Tilrettelegg for redusert strømforbruk
– Fem ADPLL-er for å generere systemklokker
(MPU-undersystem, DDR-grensesnitt, USB og periferiutstyr [MMC og SD, UART, SPI, I2C], L3, L4, Ethernet, GFX [SGX530], LCD Pixel Clock)


  • Tidligere:
  • Neste: